

# Министерство науки и высшего образования Российской Федерации Федеральное государственное бюджетное образовательное учреждение высшего образования

## «Московский государственный технический университет имени Н.Э. Баумана (национальный исследовательский университет)»

циональный исследовательский университет)» (МГТУ им. Н.Э. Баумана)

## ФАКУЛЬТЕТ ИНФОРМАТИКА И СИСТЕМЫ УПРАВЛЕНИЯ

КАФЕДРА КОМПЬЮТЕРНЫЕ СИСТЕМЫ И СЕТИ (ИУ6)

НАПРАВЛЕНИЕ ПОДГОТОВКИ 09.03.01 Информатика и вычислительная техника

| ОТЧЕТ                             |                            |                      |                            |  |  |  |  |
|-----------------------------------|----------------------------|----------------------|----------------------------|--|--|--|--|
| по лабораторной работе № <u>2</u> |                            |                      |                            |  |  |  |  |
| Название:<br><u>ПЛИС</u>          | Проектирование             | цифровых устройств і | на основе                  |  |  |  |  |
| Дисциплина:                       | Основы проект              | ирования устройств Э | <u>BM</u>                  |  |  |  |  |
| Студент                           | <u>ИУ6-62Б</u><br>(Группа) | (Подпись, дата)      | И.С. Марчук (И.О. Фамилия) |  |  |  |  |
| Преподавател                      | ІЬ                         | (Подпись, дата)      | (И.О. Фамилия)             |  |  |  |  |

### Вариант 18

#### Введение

**Цель работы:** закрепление на практике теоретических сведений, полученных при изучении методики проектирования цифровых устройств на основе программируемых логических интегральных схем (ПЛИС), получение необходимых навыков работы с системой автоматизированного проектирования ISE WebPack устройств на основе ПЛИС фирмы Xilinx, изучение аппаратных и программных средств моделирования, макетирования и отладки устройств на основе ПЛИС.

## Ход работы

Условие по варианту показаны в таблице 1:

Таблица 1 – условия по варианту

| Вариант | Набор    | State0 | State1 | State2 | State3 |
|---------|----------|--------|--------|--------|--------|
| 18      | Nexys 2- | 10     | 11     | 01     | 00     |
|         | 500E     |        |        |        |        |

### Задание 1

Выполнить кодирование состояний автомата в соответствии с индивидуальным вариантом.

Функциональная схема разрабатываемого устройства показана на рисунке 1.



Рисунок 1 - функциональная схема разрабатываемого устройства Диаграмма состояний автомата подавления дребезга представлена на рисунке 2.



Рисунок 2 - диаграмма состояний автомата подавления дребезга Функциональная схема устройства показана на рисунке 3.



Рисунок 3 – функциональная схема устройства

В таблице 2 представлены состояния выходов в зависимости от состояния автомата.

Таблица 2 – таблица состояний выходов

| Состояние    | State0 | State1 | State2 | State3 |
|--------------|--------|--------|--------|--------|
| Двоичный код | 10     | 11     | 01     | 00     |
| состояния    |        |        |        |        |
| S(1),S(0)    |        |        |        |        |
| CNT          | 0      | 1      | 1      | 0      |
| DLY_EN       | 0      | 1      | 0      | 1      |

Из таблицы можно получить функции, задающие CNT и DLY\_EN:

CNT = S(0)

$$DLY_EN = S(0) * S(1) OR -S(0) * -S(1)$$

Затем составим таблицу состояний SN.

Таблица 3 – таблица состояний SN

| COUNT | DLY_OVF | S1(t) | S0(t) | S1(t+1) | S0(t+1) | SN(1) | SN(0) | Описание   |
|-------|---------|-------|-------|---------|---------|-------|-------|------------|
|       |         |       |       |         |         |       |       | события    |
| 0     | X       | 1     | 0     | 1       | 0       | 1     | 0     | Ожидание   |
|       |         |       |       |         |         |       |       | нажатия    |
|       |         |       |       |         |         |       |       | кнопки     |
| 1     | X       | 1     | 0     | 1       | 1       | 1     | 1     | Нажатие    |
|       |         |       |       |         |         |       |       | кнопки     |
| X     | 0       | 1     | 1     | 1       | 1       | 1     | 1     | Ожидание   |
|       |         |       |       |         |         |       |       | окончания  |
|       |         |       |       |         |         |       |       | счета      |
| X     | 1       | 1     | 1     | 0       | 1       | 0     | 1     | Конец      |
|       |         |       |       |         |         |       |       | счета      |
| 1     | X       | 0     | 1     | 0       | 1       | 0     | 1     | Ожидание   |
|       |         |       |       |         |         |       |       | отпускания |
| 0     | X       | 0     | 1     | 0       | 0       | 0     | 0     | Отпускание |
|       |         |       |       |         |         |       |       | кнопки     |
| X     | 0       | 0     | 0     | 0       | 0       | 0     | 0     | Ожидание   |
|       |         |       |       |         |         |       |       | окончания  |
|       |         |       |       |         |         |       |       | счета      |
| X     | 1       | 0     | 0     | 1       | 0       | 1     | 0     | Конец      |
|       |         |       |       |         |         |       |       | счета      |

Составим карты Карно для SN(1) и SN(0). Они представлены таблицами 3 и 4. Таблица 3 – карта Карно для SN(0).

| SN(0)          |    | S(1)(t), S(0)(t) |    |    |    |  |
|----------------|----|------------------|----|----|----|--|
|                |    | 00               | 01 | 11 | 10 |  |
|                | 00 | 0                | 0  | 1  | 0  |  |
| count, dly_ovf | 01 | 0                | 0  | 1  | 0  |  |
|                | 11 | 0                | 1  | 1  | 1  |  |
|                | 10 | 0                | 1  | 1  | 1  |  |

SN(0) = (S1 \* S0) OR (S0 \* COUNT) v (S1 \* COUNT)

Таблица 4 – карта Карно для SN(1).

| SN(1)   |    | S(1)(t), S(0)(t) |    |    |    |  |
|---------|----|------------------|----|----|----|--|
|         |    | 00               | 01 | 11 | 10 |  |
|         | 00 | 0                | 0  | 1  | 1  |  |
| count,  | 01 | 1                | 0  | 0  | 1  |  |
| dly_ovf | 11 | 1                | 0  | 0  | 1  |  |
|         | 10 | 0                | 0  | 1  | 1  |  |

 $\overline{SN(1)} = (-S0 * DLY_OVF) v (S1 * -DLY_OVF)$ 

#### Задание 2

Разработать текстовое описание модуля в соответствии с полученными функциями DLY\_EN, CNT, SN(0), SN(1). Собрать на основе полученного описания проект в САПР Xilinx ISE.

Код программы по варианту:

```
-- Пример модуля подавления дребезга 10 мс.
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
USE IEEE.STD LOGIC ARITH.ALL;
USE IEEE.STD LOGIC UNSIGNED.ALL;
Entity lab2 example IS
PORT (
RST: IN STD LOGIC; --Системный сигнал сброса
CLK: IN STD LOGIC; --Сигнал синхронизации
COUNT: IN STD LOGIC; --Сигнал кнопки с дребезгом
CNT: OUT STD LOGIC --Сигнал кнопки, очищенный от дребезга
);
END lab2 example;
ARCHITECTURE behavioral OF lab2_example IS
-- Кодируем состояния в соответствии с вариантом
CONSTANT STATEO: STD LOGIC VECTOR (1 downto 0) := "10";
CONSTANT STATE1: STD_LOGIC_VECTOR (1 downto 0) := "11";
CONSTANT STATE2: STD LOGIC VECTOR (1 downto 0) := "01";
CONSTANT STATE3: STD_LOGIC_VECTOR (1 downto 0) := "00";
-- Состояние автомата в момент времени t
SIGNAL S: STD LOGIC VECTOR (1 downto 0);
-- Состояние автомата в момент времени t+1
SIGNAL SN: STD LOGIC VECTOR (1 downto 0);
SIGNAL COUNTER: integer; -- Счетчик 2^20
SIGNAL DLY OVF: STD LOGIC; -- Сигнал "Завершение счета"
SIGNAL DLY EN: STD LOGIC; -- Сигнал разрешения работы счетчика
BEGIN
-- Память состояний
FSM STATE inst: PROCESS (CLK)
BEGIN
IF (CLK='1' and CLK'event) THEN
IF (RST='1') THEN
S <= STATE0;
ELSE
S \leq SN;
END IF;
END IF;
END PROCESS;
-- Комбинационная схема для
                                   выработки сигналов CNT и DLY EN
индивидуальному варианту)
CNT \leq S(0);
```

```
DLY EN \leftarrow (S(0) and S(1)) or (not S(0) and not S(1));
--Комбинационные схемы для определения
                                                    следующего
                                                                   состояния
                                                                                (по
индивидуальному варианту)
SN(0) \le ((not S(1) and S(0)) or (S(0) and COUNT)) or (S(1) and COUNT));
SN(1) <= ((not S(0) and DLY OVF) or (S(1) and not DLY OVF));
-- Описание счетчика
COUNTER inst: PROCESS (CLK)
BEGIN
IF (CLK='1' and CLK'event) THEN
IF (RST='1' or DLY EN = '0') THEN
COUNTER <= 0;
ELSE
COUNTER <= COUNTER + 1;
END IF;
END IF;
END PROCESS;
DLY_OVF <= '1' WHEN COUNTER = 2**20-1 ELSE '0'; --Длительность задержки
END Behavioral;
```

#### Задание 3

В интегрированном редакторе тестов САПР Xilinx ISE разработать тест для полученного устройства и выполнить моделирование его работы в симуляторе Modelsim.

На рисунке 4 показаны входные исходные для теста в графическом представлении.



Рисунок 4 – исходные данные теста

Результаты теста показаны на рисунке 5.



Рисунок 5 – результаты теста

Как видно из результатов теста – устройство работает корректно.

## Задание 4

Разработать устройство управления, принимающее 16-разрядное информационное слово Q[0..15] и управляющее их последовательной выдачей по шине D[0..3] на декодер 7-сегментных индикаторов.

Исходный код модуля:

LIBRARY ieee;

USE ieee.std\_logic\_1164.ALL;

```
USE ieee.std logic arith.ALL;
ENTITY Seven_Segment_Driver IS
PORT(
CLK: IN std logic;
CLK_DIV: IN std_logic;
Q: IN std logic vector(15 DOWNTO 0);
RST : IN std_logic;
D: OUT std logic vector(3 DOWNTO 0);
A: OUT std_logic_vector(3 DOWNTO 0));
END ENTITY Seven Segment Driver;
ARCHITECTURE Struct OF Seven_Segment_Driver IS
--Internal Anode
SIGNAL A_int : std_logic_vector(3 DOWNTO 0);
BEGIN
       --Output Anode
       A \le A \text{ int};
       A drive: PROCESS (CLK, RST)
               BEGIN
               IF (RST = '1') THEN
                       A int<="1110";
                ELSIF (CLK'EVENT AND CLK='1') THEN
                       IF (CLK_DIV='1') THEN
                       A_{int(3)} \leq A_{int(2)};
                       A_{int}(2) \leq A_{int}(1);
                       A_{int}(1) \leq A_{int}(0);
                       A_{int}(0) \leq A_{int}(3);
                       END IF;
               END IF;
               END PROCESS A drive;
       D(0) \leftarrow (Q(0) \text{ AND NOT}(A_int(0)))
        OR (Q(4) AND NOT(A_int(1)))
        OR(Q(8) AND NOT(A_int(2)))
        OR (Q(12) AND NOT(A_int(3)));
       D(1) \le (Q(1) \text{ AND NOT}(A \text{ int}(0)))
        OR (Q(5) AND NOT(A int(1)))
        OR(Q(9) AND NOT(A int(2)))
        OR (Q(13) AND NOT(A_int(3)));
       D(2) \leftarrow (Q(2) \text{ AND NOT}(A \text{ int}(0)))
        OR (Q(6) AND NOT(A_int(1)))
        OR (Q(10) AND NOT(A_int(2)))
        OR (Q(14) AND NOT(A_int(3)));
       D(3) \leftarrow (Q(3) \text{ AND NOT}(A_{int}(0)))
```

```
OR (Q(7) AND NOT(A_int(1)))
OR (Q(11) AND NOT(A_int(2)))
OR (Q(15) AND NOT(A_int(3)));
END ARCHITECTURE Struct;
```

На рисунке 6 показаны временные диаграммы, полученные при тестировании данного модуля.



Рисунок 6 – тестирование модуля управления

### Задние 5

Разработать поведенческое VHDL описание схемы преобразования четырехразрядного информационного кода D[0..3] в код активизации 7-сегментного индикатора LED[0..7].

```
Исходный код:
LIBRARY IEEE;
USE IEEE.STD LOGIC 1164.ALL;
USE IEEE.STD LOGIC ARITH.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY led decode IS
PORT (
DH: IN STD_LOGIC_VECTOR (3 DOWNTO 0);
SEG DATA: OUT STD LOGIC VECTOR (7 DOWNTO 0)
);
END led decode;
ARCHITECTURE Behavioral OF led decode IS
BEGIN
      PROCESS (DH)
      BEGIN
            CASE DH IS
                   WHEN "0000" => SEG DATA <= "10000001";
                   WHEN "0001" => SEG DATA <= "11001111";
                   WHEN "0010" => SEG DATA <= "10010010";
                   WHEN "0011" => SEG DATA <= "10000110";
```

```
WHEN "0100" => SEG DATA <= "11001100";
                   WHEN "0101" => SEG_DATA <= "10100100";
                   WHEN "0110" => SEG DATA <= "10100000";
                   WHEN "0111" => SEG DATA <= "10001111";
                   WHEN "1000" => SEG_DATA <= "10000000";
                   WHEN "1001" => SEG DATA <= "10000100";
                   WHEN "1010" => SEG DATA <= "10001000";
                   WHEN "1011" => SEG DATA <= "11100000";
                   WHEN "1100" => SEG_DATA <= "10110001";
                   WHEN "1101" => SEG DATA <= "11000010";
                   WHEN "1110" => SEG_DATA <= "10110000";
                   WHEN "1111" => SEG DATA <= "10111000";
                   WHEN OTHERS => NULL;
             END CASE;
      END PROCESS;
END Behavioral:
Задание 6
В редакторе схем САПР ISE добавить описание основного модуля.
Исходный код:
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_ARITH.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY main IS
       PORT (CLK: IN std logic;
       COUNT: IN std logic;
       RESET: IN std_logic;
       A: OUT std logic vector (3 DOWNTO 0);
       LED : OUT std_logic_vector (7 DOWNTO 0));
END main;
ARCHITECTURE Behavioral OF main IS
       COMPONENT Seven Segment Driver
       PORT (CLK: IN std logic;
CLK DIV: IN std logic;
       RST: IN std logic;
       Q: IN std logic vector (15 DOWNTO 0);
       D: OUT std logic vector (3 DOWNTO 0);
       A: OUT std_logic_vector (3 DOWNTO 0));
END COMPONENT;
```

```
COMPONENT led decode
       PORT ( DH : IN std_logic_vector (3 DOWNTO 0);
       SEG DATA: OUT std logic vector (7 DOWNTO 0));
END COMPONENT;
COMPONENT lab2_example
       PORT (RST: IN std logic;
       CLK : IN std_logic;
       COUNT: IN std_logic;
       CNT: OUT std_logic);
END COMPONENT;
SIGNAL CNT int, CNT ff, CNT RISE: std logic;
       SIGNAL COUNTER: integer;
       SIGNAL COUNTER_OVF: std_logic;
       -- Main counter
       SIGNAL MAIN_COUNTER: std_logic_vector(15 DOWNTO 0);
       SIGNAL D_int : std_logic_vector(3 DOWNTO 0);
BEGIN
       ssd inst: Seven Segment Driver
       PORT MAP (CLK=>CLK,
             CLK DIV=> COUNTER OVF,
             Q(15 DOWNTO 0)=>MAIN_COUNTER,
             RST=>RESET,
             D(3 DOWNTO 0)=>D_INT,
             A(3 DOWNTO 0)=>A
       );
       led_decode_inst : led_decode
       PORT MAP (DH(3 DOWNTO 0)=>D INT,
             SEG_DATA(7 DOWNTO 0)=>LED
       );
lab2_example_inst : lab2_example
PORT MAP (CLK=>CLK,
       COUNT=>COUNT,
       RST=>RESET,
CNT=>CNT int);
-- Описание делителя частоты
COUNTER inst: PROCESS (CLK)
BEGIN
       IF (CLK='1' and CLK'event) THEN
             IF (RESET='1' or COUNTER_OVF='1') THEN
```

```
COUNTER <= 0;
                     ELSE
                           COUNTER <= COUNTER + 1;
                    END IF;
              END IF;
       END PROCESS;
       COUNTER_OVF <= '1' WHEN COUNTER = 2**16 ELSE '0';
       --Детектор фронта сигнала CNT
       CNT_RISE <= '1' WHEN CNT_int='1' and CNT_ff='0' ELSE '0';
       CNT_ff_inst: PROCESS (CLK)
       BEGIN
              IF (CLK='1' and CLK'event) THEN
                    IF (RESET='1') THEN
                           CNT ff <= '0';
                    ELSE
                           CNT_ff <= CNT_int;</pre>
                    END IF;
              END IF;
       END PROCESS;
       --Основной счетчик
       MAIN_COUNTER_inst: PROCESS (CLK)
       BEGIN
              IF (CLK='1' and CLK'event) THEN
                    IF (RESET='1') THEN
                           MAIN_COUNTER <= (others => '0');
                    ELSIF (CNT RISE = '1') THEN
                           MAIN_COUNTER <= MAIN_COUNTER + 1;
                    END IF;
              END IF;
       END PROCESS;
      END BEHAVIORAL;
      Задание 7
      В программе Xilinx PACE создать файл ограничений *.ucf или добавьте в проект
имеющийся main_xc3s200.ucf.
      Исходный код:
      #PACE: Start of Constraints generated by PACE
      #PACE: Start of PACE I/O Pin Assignments
      NET "A<0>" LOC = "D14" ;
```

```
NET "A<1>" LOC = "G14";
NET "A<2>" LOC = "F14" ;
NET "A<3>" LOC = "E13" ;
NET "CLK" LOC = "T9";
NET "COUNT" LOC = "M13";
NET "LED<0>" LOC = "N16";
NET "LED<1>" LOC = "F13" ;
NET "LED<2>" LOC = "R16" :
NET "LED<3>" LOC = "P15" ;
NET "LED<4>" LOC = "N15";
NET "LED<5>" LOC = "G13" ;
NET "LED<6>" LOC = "E14" ;
NET "LED<7>" LOC = "P16" ;
NET "RESET" LOC = "L14";
#PACE: Start of PACE Area Constraints
#PACE: Start of PACE Prohibit Constraints
#PACE: End of Constraints generated by PACE
```

#### Задание 8-9

В САПР ISE выполнить автоматический синтез технологической схемы, размещение и трассировку полученного устройства на кристалле Spartan XC3S 500E, генерировать файл конфигурации ПЛИС (\*.bin).

Выполнить программирование макетной ПЛИС Spartan3 отладочного набора Nexys2.

Провести тестирование разработанного устройства.

Тестирование было проведено успешно, устройство инкрементировало значение счетчика выводимого на дисплей по нажатию на кнопку, при этом отфильтровывая дребезг.

**Вывод:** Были закреплены на практике знания полученных при изучении методики проектирования цифровых устройств на основе программируемых логических интегральных схем (ПЛИС). Были получены знания и навыки разработки устройства для подавления дребезга и работы с 7-сегментным индикатором (с применением динамической индикации).